1.单字或双字大小的转移并不需要这最后的一条指令,原因是它们的首选槽总是在寄存器的开始。
2.而RISC系统往往具有非常多的通用寄存器,并采用了重叠寄存器窗口和寄存器堆等技术,使寄存器资源得到充分的利用。
3.PC并行打印口与多台下位单片机的通讯,将接口分成数据、状态、控制三组,由其寄存器分别控制。
4.在本例中,第一个也是惟一一个参数已经加载进寄存器3。
5.在数字通信中移位寄存器应用极其广泛。
6.用第i位原码和第一个寄存器值模二加.
7.新的线性IR有助于“寄存器分配程序更好地了解寄存器的使用状况,从而在生成代码的时候更好地决策”。
8.双向移位寄存器是一种中规模集成电路,可构成移位寄存器型计数器。
9.CPU有一个累加寄存器用于临时存储数据。
10.针对有效值限制测试由前面的寄存器地址请求返回的值。
11.来自一个寄存器范围的预期响应值的数据类型。
12.必须首先读取状态字寄存器的内容.
13.对于某个程序被取消后的第一个调用,或对于某个方法调用,编译器会初始化这些专用寄存器的字段,将它们作为初始值。
14.单步执行每个命令并观察寄存器和内存值如何受影响,这也是学习Intel机器语言命令基础知识的理想方法。
15.寄存器:寄存器是一些直交参加运算并且两头运算成果的组件。
16.除了全局寄存器分配以外,还实现了一个在基本块上的局部寄存器分配。
17.CPU的基础部件由运算器,控制器和寄存器三局部组成。
18.这是用非门和7位的移位寄存器很容易实现。
19.这意味着九阴真经将与收拾器杨阳底层打交道,比如寄存器和堆栈。
20.第五章设计了全P沟道TFT构成的屏上驱动电路,包括反相器、移位寄存器、传输门的设计,并用仿真软件进行了仿真验证。
21.BBD器件是一种MOS结构的电荷模拟移位寄存器,它可以完成对模拟信号的精确延迟。
22.一种移位寄存器,按定时信号逐级传送信息.
23.双极型移位寄存器可分为单向和双向两种。
24.第一信号产生装置可以包括移位寄存器。
25.MOS动态移位寄存器不是用触发器组成,而是用反相器组成.
26.通过对多种全加器和寄存器的实现方法进行了比较研究,选择了功耗最低的全加器和寄存器。
27.循环展开是一个可能导致JIT分配寄存器出现问题的转换的例子。
28.用移位寄存器对单一序列易于控制,对其它的控制较为困难。
29.装载寄存器的逻辑同样用于使能三态缓冲器。
30.介绍了差分跳频技术的特点,构造了一类基于回归移位寄存器的频率转移函数。
31.另一个办法是使用rm命令修改指令指针寄存器,然后只要输入go。
32.这样,一个线程就是一个程序计数器、一个堆栈和一系列的寄存器。
33.本文给出了有限域上多项式的友矩阵的某些性质,及其在计算线性移位寄存器序列的周期和循环码的最小长度的应用。
34.该设计也可以用三态缓冲器代替寄存器。
35.这些多项式是从原始多项式导出的,该原始多项式定义了能够生成伪随机数的线性反馈移位寄存器的反馈函数。
36.当最后借位为1时,将被减数重新存入被除数存贮寄存器.
37.包含下一条要指令地址的器中的寄存器。也叫程序计数器。
38.因此,在POWER5中引入了PUR寄存器,用于存储各个虚拟处理器实际使用的周期。
39.当访问内存位置或寄存器时,在地址总线上的真实的地址。
40.通过配置机制来访问该设备的配置空间的某个寄存器,配置机制是由PCI桥的两个内部寄存器实现的。
41.整个解释器的核心是一个虚拟的寄存器机器,及其支持的一套基本指令集。
42.内容包括AD7714的特点、内部寄存器结构和外部接口,并详细阐述了AD7714与M68HC11系列单片机的接口技术。
43.某计算机内存容量为512KB,那么它的内存地址寄存器需要19位二进制。
44.由于SPU有128个寄存器,所以它可以存储大量临时值和中间值,而无需像其他架构一样,必须加载和向内存转存。
45.分析了卷积交织原理和交织器中移位寄存器的工作方式。
46.ICS1523是一种高性能可编程行同步信号发生器,它带有一个I2C串行总线接口,可以方便地对内部寄存器进行配置,能产生用户需要的同步信号。
47.程序存储器的导址逻辑是由寄存器来实现的,这个寄存器叫程序计数器。
48.提出了一种钟控密钥流生成器模型,该模型由三个线性移位寄存器组成,且相互控制。
49.序数型结果返回时,如果可能,都在CPU寄存器中.
50.因此,使用基指针寻址模式,我们可以指定寄存器X作为基指针,8作为偏移量。
51.它把导致页面失效的虚拟地址装入寄存器中,再利用中断句柄来通知操作系统。
52.CPU的基本部件由运算器,控制器和寄存器三部分组成。
53.一种有待由变址寄存器的内容来修改的地址。
54.在内建自测试中,针对随机向量测试,本文提出了一种通过输出信号分组压缩来减少多输入特征寄存器MISR的硬件开销的方法。
55.一种硬件寄存器,其中保存有系统页表的物理地址.
56.内存中的一块留用存储区,当程序中断产生时,CPU自动在其中保存程序计数器和工作寄存器的内容。
57.本设计采用模块化设计的思想,将GPIB接口IP核分成三个模块:GPIB接口功能模块、内部寄存器模块和数据传输控制模块。
58.一般地,在寄存器控制每一二进制位或二进制位的集控制大量设备的一些行为。
59.地址总线被处理器用来选择在特定外设中的存储器地址或寄存器。
60.当在内嵌汇编程序中实现构造器或析构器时,应确认保持DL寄存器.
61.SPU具有128个通用寄存器,每个寄存器都是128位宽。
62.此外,暂存器可以访问的1个字节的上限和下限报警触发寄存器。
63.这就是移位寄存器,因为数据在每一个时钟脉冲的作用下通过寄存器会移动一位。
64.在各单元中包括寄存器,各寄存器与时钟脉冲同步,依次取得逻辑运算结果并加以保存。
65.在通信协议中,主要实现了双向数据缓冲器、数据移位寄存器、时钟控制电路以及奇偶校验等功能。
66.每来一个时钟脉冲,N位加法器将频率控制数据M与相位寄存器输出的累加相位数据相加,并将结果送相位寄存器输入端。
67.你也能设置断点并检查特定内存地址或寄存器的内容。
68.从那里,您可以设置断点、检查寄存器、查看仿真器事件队列等。
69.基于代数演算法的圆弧插补器,只要改变相应的几个寄存器的予置常数,就可直接插补非圆二次曲线。
70.物理地址大小可以与寄存器带宽一样大,也可以比它大或小。
71.这个寄存器的默认值是一个空字符串。
72.有关更多信息,请参见如何:显示和隐藏寄存器组.
73.硬件镶嵌的时候,着色器根本就不知道输入寄存器中载入的是什么数据。
74.为了让图像加速卡能够知道哪些输入寄存器应该载入哪些数据,就需要使用着色器声明。
75.我的设计目标就是最后的芯片数一定要尽量少,更准确的说,是要让最后的电路板尽量小,因此,这些小不点的串行移位寄存器中标了.
76.该粗调环路由数字电路设计实现,包含逐次逼近寄存器和新结构的频率比较单元两个模块。
77.它可与传统的三值模和电路配合,即可实现三值线性反馈移位寄存器。
78.作为蓝牙模块和主机间的软硬件接口HCI,可对控制基带与链路控制器、链路管理器、状态寄存器等硬件提供统一接口。
79.然后,根据移位寄存器的功能特性,以五值D触发器为核心器件,设计了五值双向移位寄存器。
80.除错监视程序提供一个简单的命令集来显示和内存地址和寄存器、建立和移除断点,并且运行你的程序。
81.本文介绍了一种使用非最长周期序列的非定长线性反馈移位寄存器作为数字系统内部测试生成器的方案,并给出了设计这种测试生成器的设计过程和算法。
82.其次,探讨了伪随机理论及产生伪随机序列的各种方法,包括线性同余生成法、混沌序列生成法、线性反馈移位寄存器生成法.
83.硬件的设计中涉及了各类IC之间的接口,计数器或寄存器与发光二极管的接口,以及直流稳压电源输出和振荡电路输出的接口。
※ "寄存器"造句帝一辞典汉语词典查词提供。